此次連載的博文的主要參考資料為:Lattice、華為、Altera等公司的靜態時序參考文檔。綜合工具為Synplify Pro,IDE為Diamond3.9,靜態時序分析工具為Lattice的TRACE。分析工具可能和Altera的TimeQuest Timing Analyzer以及Xilinx的工具有點區別,但是基本的概念和分析思想是相通的。 連載目錄: 注:具體的目錄可能會根據實際的情況再進行調整! 4.1、靜態時序分析的基本概念和目的 http://blog./justlxy/p/5100052113 4.2、靜態時序分析中典型路徑與時序優化技術介紹 http://blog./justlxy/p/5100052114 4.3、靜態時序分析之——如何計算時序參數 http://blog./justlxy/p/5100052115 4.4、綜合過程中的時序約束技巧(Synplify Pro篇) http://blog./justlxy/p/5100052116 4.5、Under-Constraining與Over-Constraining http://blog./justlxy/p/5100052121 4.6、靜態時序分析之——如何編寫有效地時序約束(一) http://blog./justlxy/p/5100052122 4.7、靜態時序分析之——如何編寫有效地時序約束(二) http://blog./justlxy/p/5100052123 4.8、靜態時序分析之——如何編寫有效地時序約束(三) http://blog./justlxy/p/5100052124 4.9、靜態時序分析之——如何編寫有效地時序約束(四) http://blog./justlxy/p/5100052125 4.10、靜態時序分析之——如何編寫有效地時序約束(五) http://blog./justlxy/p/5100052126 4.11、靜態時序分析的基本流程(Lattice Diamond篇) http://blog./justlxy/p/5100052136 4.12、靜態時序分析之——理解造成時序不閉合的潛在原因 4.13、靜態時序分析之——Lattice FPGA架構對時序影響 4.14、靜態時序分析工具介紹(Lattice Timing Analysis View篇) 說明:因為需要大量的時間整理,加上最近比較忙,所以博文的更新速度可能會比較慢。 |
|